# 数字逻辑

丁贤庆

ahhfdxq@163.com

# 通知 实验安排

数字逻辑电路课程有16个学时的实验,初步安排: 具体安排参见公共邮箱中的word文档。

本周开始进行实验环节,实验结束后16周周日(6月16号)晚23点前,各班学委要提交实验报告的电子版给我的邮箱ahhfdxq@163.com。不用收纸质报告了。

实验地点:综合实验楼306房间

## 关于实验报告

- □ 8次实验中,自己选择4次写到实验报告中就 可以了。
- □ 补充的实验不需要写到实验报告中。

## 第七章作业布置

- 1、本周有实验。
- 2、下次交作业第11周。
- 3、本周作业:从第7章课后习题中选2题写到作业本上。

# 第七章

## 半导体存储器

## 7. 半导体存储器

## 7.1 只读存储器

7.2 随机存取存储器

## 7.1 只读存储器

- 7.1.1 ROM的基本结构
- 7.1.2 二维译码与存储阵列
- 7.1.3 可编程ROM
- 7.1.4 ROM的读操作实例
- 7.1.5 ROM的应用举例

## 7.1 只读存储器



RAM(随机存取存储器):在运行状态可以随时进行读或写操作。 存储的数据必须有电源供应才能保存,一旦掉电,数据全部丢失。

ROM(只读存储器):在正常工作状态只能读出信息。

断电后信息不会丢失,常用于存放固定信息(如程序、常数等)。

#### 几个基本概念:

字: 计算机中作为一个整体被存取传送处理的一组数据。

字长:一个字所含的位数称为字长。4位

字数:字的总量。 $2^5 \times 2^3 = 256$ 字数= $2^n$ (n为地址线的总数)

地址: 每个字的编号。

存储容量 (M): 存储单元的数目。 存储容量 (M)=字数×位数



#### 7.1.1 ROM的基本结构

只读存储器,工作时内容只能读出,不能随时写入,所以称为只读存储器。(Read-Only Memory)

ROM的分类

接存贮单元中 三极管ROM 三极管ROM MOS管ROM 「固定ROM

按写入情况划分 可编程ROM EPROM

E<sup>2</sup>PROM

#### 7.1.1 ROM的基本结构

ROM是一种永久性数据存储器,其中的数据一般由专用的装置写入,数据一旦写入,不能随意改写,在切断电源之后,数据也不会消失。



ROM主要由地址译码器、存储矩阵和输出控制电路三部分组成。

#### ROM(二极管PROM)结构示意图

#### $M=4\times4$





对于二极管,当正极比负极电 压高0.7V时,二极管导通。当二 极管导通后,正负极之间 有一个恒定的电压差0.7V。

#### 当*OE*=0时

| 地     | 址       |       | 内容    |       |       |  |  |
|-------|---------|-------|-------|-------|-------|--|--|
| $A_1$ | $A_{o}$ | $D_3$ | $D_2$ | $D_1$ | $D_0$ |  |  |
| 0     | 0       |       |       |       |       |  |  |
|       |         |       |       |       |       |  |  |
|       |         |       |       |       |       |  |  |



#### 当*OE*=0时

| 地       | 址       |       | 内容    |       |       |  |  |  |
|---------|---------|-------|-------|-------|-------|--|--|--|
| $A_{1}$ | $A_{o}$ | $D_3$ | $D_2$ | $D_1$ | $D_0$ |  |  |  |
| 0       | 0       | 1     | 0     | 1     | 1     |  |  |  |
| 0       | 1       | 1     | 1     | 0     | 1     |  |  |  |
| 1       | 0       | 0     | 1     | 0     | 0     |  |  |  |
| 1       | 1       | 1     | 1     | 1     | 0     |  |  |  |

·字线与位线的交点都是一个存储单元。交点处有二极管相当存1,无二极管相当存0 当  $\overline{OE}$ =1 时输出为高阻状态



7.1.2 二维译码与存储阵列

·字线与位线的 交点都是一个 存储单元。

•交点处有 MOS管相当存 0,无MOS管 相当存1。

该存储器的容量=?



#### 7.1.3 可编程ROM (256X1位EPROM)

#### 256个存储单元排成16×16的矩阵

行译码器从16行中选出要 读的一行

列译码器再从选中的一行存 储单元中选出要读的一列的 一个存储单元。

如选中的存储单元的MOS管的浮栅注入了电荷,该管截止,读得1;相反读得0



#### 7.1.4 ROM读操作实例

### 1. PROM芯片AT27C010简介





128K×8位ROM



## 工作模式

| 工作模式 | <u>CE</u> | <u>OE</u> | PGM | $A_{16} \sim A_0$ | $V_{ m PP}$ | $D_7 \sim D_0$ |
|------|-----------|-----------|-----|-------------------|-------------|----------------|
| 读    | 0         | 0         | X   | $A_{i}$           | X           | 数据输出           |
| 输出无效 | X         | 1         | X   | X                 | X           | 高阻             |
| 等待   | 1         | X         | X   | $A_{ m i}$        | X           | 高阻             |
| 快速编程 | 0         | 1         | 0   | $A_{f i}$         | $V_{ m PP}$ | 数据输入           |
| 编程校验 | 0         | 0         | 1   | $A_{ m i}$        | $V_{ m PP}$ | 数据输出           |

#### 2. 读操作与定时图



 $V_{CC}$ 

**GND** 

框图

 $A_{16}$ 

- (1) 欲读取单元的地址加到存储器的地址输入端;
- (2) 加入有效的片选信号  $\overline{CE}$
- (3) 使输出使能信号 $\overline{OE}$ 有效,经过一定延时后,据出现在数据线上;  $\overline{oE}$
- (4)让片选信号 CE 或输出使能信号 DE 无效, CE PGM PGM 时后数据线呈高阻态,本次读出结束。

## 7.1.5 ROM应用举例

#### ROM应用实例

- (1) 用于存储固定的专用程序
- (2) 利用ROM可实现查表或码制变换等功能

查表功能 - - 查某个角度的三角函数

把变量值(角度)作为地址码,其对应的函数值作 为存放在该地址内的数据,这称为"造表"。使用时, 根据输入的地址(角度),就可在输出端得到所需的函数 值,这就称为"查表"。

码制变换 - - 把欲变换的编码作为地址,把最终的目的编码作为相应存储单元中的内容即可。

### 用ROM实现二进制码与格雷码相互转换的电路

| C | I <sub>3</sub> I <sub>2</sub> I <sub>1</sub> I <sub>0</sub><br>二进制码 | O <sub>3</sub> O <sub>2</sub> O <sub>1</sub> O <sub>0</sub><br>格雷码 | <i>C</i> | I <sub>3</sub> I <sub>2</sub> I <sub>1</sub> I <sub>0</sub><br>格雷码 | <b>0</b> <sub>3</sub> <b>0</b> <sub>2</sub> <b>0</b> <sub>1</sub> <b>0</b> <sub>0</sub><br>二进制码 |  |
|---|---------------------------------------------------------------------|--------------------------------------------------------------------|----------|--------------------------------------------------------------------|-------------------------------------------------------------------------------------------------|--|
| 0 | 0000                                                                | 0000                                                               | 1        | 0 0 0 0                                                            | 0000                                                                                            |  |
| 0 | 0001                                                                | 0001                                                               | 1        | 0001                                                               | 0001                                                                                            |  |
| 0 | 0010                                                                | 0011                                                               | 1        | 0010                                                               | 0011                                                                                            |  |
| 0 | 0011                                                                | 0010                                                               | 1        | 0011                                                               | 0010                                                                                            |  |
| 0 | 0100                                                                | 0110                                                               | 1        | 0100                                                               | 0111                                                                                            |  |
| 0 | 0101                                                                | 0111                                                               | 1        | 0101                                                               | 0110                                                                                            |  |
| 0 | 0110                                                                | 0101                                                               | 1        | 0110                                                               | 0100                                                                                            |  |
| 0 | 0111                                                                | 0100                                                               | 1        | 0111                                                               | 0101                                                                                            |  |
| 0 | 1000                                                                | 1100                                                               | 1        | 1000                                                               | 1111                                                                                            |  |
| 0 | 1001                                                                | 1101                                                               | 1        | 1001                                                               | 1110                                                                                            |  |
| 0 | 1010                                                                | 1111                                                               | 1        | 1010                                                               | 1100                                                                                            |  |
| 0 | 1011                                                                | 1110                                                               | 1        | 1011                                                               | 1101                                                                                            |  |
| 0 | 1100                                                                | 1010                                                               | 1        | 1100                                                               | 1000                                                                                            |  |
| 0 | 1101                                                                | 1011                                                               | 1        | 1101                                                               | 1001                                                                                            |  |
| 0 | 1110                                                                | 1001                                                               | 1        | 1110                                                               | 1011                                                                                            |  |
| 0 | 1111                                                                | 1000                                                               | 1        | 1111                                                               | 1010                                                                                            |  |

#### 当*OE*=0时

| 地       | 址       |       | 内容    |       |       |  |  |  |
|---------|---------|-------|-------|-------|-------|--|--|--|
| $A_{1}$ | $A_{o}$ | $D_3$ | $D_2$ | $D_1$ | $D_0$ |  |  |  |
| 0       | 0       | 1     | 0     | 1     | 1     |  |  |  |
| 0       | 1       | 1     | 1     | 0     | 1     |  |  |  |
| 1       | 0       | 0     | 1     | 0     | 0     |  |  |  |
| 1       | 1       | 1     | 1     | 1     | 0     |  |  |  |

·字线与位线的交点都是一个存储单元。交点处有二极管相当存1,无二极管相当存0 当  $\overline{OE}$ =1 时输出为高阻状态



 $C=A_4$  $I_3 I_2 I_1 I_0 = A_3 A_2 A_1 A_0$  $O_3O_2O_1O_0 = D_3D_2D_1D_0$  $O_3O_2O_1O_0$  $I_3I_2I_1I_0$  $O_3O_2O_1O_0$  $I_3 I_2 I_1 I_0$  $\boldsymbol{C}$  $\boldsymbol{C}$ (D<sub>3</sub>D<sub>2</sub>D<sub>1</sub>D<sub>0</sub>) 格雷码 (D<sub>3</sub>D<sub>2</sub>D<sub>1</sub>D<sub>0</sub>) 二进制码  $(A_4)$  $(A_4)$ 

#### 用ROM实现二进制码与格雷码相互转换的电路





#### (3) ROM 在波形发生器中的应用



| $A_2 A_1 A_0$ |   |   | $D_3D_2D_1D_0$ |   |   |   | D/A       |
|---------------|---|---|----------------|---|---|---|-----------|
| 0             | 0 | 0 | 0              | 0 | 0 | 0 | 0         |
| 0             | 0 | 1 | 0              | 0 | 1 | 0 | 2         |
| 0             | 1 | 0 | 0              | 1 | 0 | 0 | 4         |
| 0             | 1 | 1 | 1              | 0 | 0 | 0 | 8         |
| 1             | 0 | 0 | 1              | 1 | 0 | 0 | <b>12</b> |
| 1             | 0 | 1 | 1              | 0 | 0 | 1 | 9         |
| 1             | 1 | 0 | 0              | 1 | 1 | 0 | 6         |
| 1             | 1 | 1 | 0              | 0 | 1 | 1 | 3         |



| $A_2A_1A_0$ | $D_3D_2D_1D_0$ | D/A       |
|-------------|----------------|-----------|
| 0 0 0       | 0 0 0 0        | 0         |
| 0  0  1     | 0 0 1 0        | 2         |
| 0 1 0       | 0 1 0 0        | 4         |
| 0 1 1       | 1 0 0 0        | 8         |
| 1 0 0       | 1 1 0 0        | <b>12</b> |
| 1 0 1       | 1 0 0 1        | 9         |
| 1 1 0       | 0 1 1 0        | 6         |
| 1 1 1       | 0 0 1 1        | 3         |



## 7.2 随机存取存储器 (RAM)

- 7.2.1 静态随机存取存储器(SRAM)
- 7.2.2 同步静态随机存取存储器(SSRAM)
- 7.2.3 动态随机存取存储器(DRAM)
- 7.2.4 存储器容量的扩展
- 7.2.5 RAM应用举例

#### 7.2 随机存取存储器 (RAM)

#### 7.2.1 静态随机存取存储器(SRAM)

1. SRAM 的基本结构及输出

$$\overline{CE}$$
  $\overline{WE}$   $\overline{OE}$  =010

输出

$$\overline{CE}$$
  $\overline{WE}$   $\overline{OE}$  =00X

输入

 $\overline{CE}$   $\overline{WE}$   $\overline{OE}$  =011



## SRAM 的工作模式

| 工作模式     | <del>CE</del> | WE | <del>OE</del> | I/O <sub>0</sub> ~ I/O <sub>m1</sub> |
|----------|---------------|----|---------------|--------------------------------------|
| 保持 (微功耗) | 1             | X  | X             | 高阻                                   |
| 读        | 0             | 1  | 0             | 数据输出                                 |
| 写        | 0             | 0  | X             | 数据输入                                 |
| 输出无效     | 0             | 1  | 1             | 高阻                                   |

#### 2. SRAM存储单元



#### 2. SRAM存储单元

• 静态SRAM(Static RAM)



 $X_i = 1$ 

•T<sub>5</sub>、T<sub>6</sub>导通 触发器与位线接通

$$Y_i = 1$$

- •T<sub>7</sub>、T<sub>8</sub>均导通
- 触发器的输出与数据 线接通,该单元通过 数据线读取数据。

#### 3. SRAM的读写操作及定时图

#### 读操作定时图



(b) 片选控制的读操作

#### 写操作定时图





#### 7.2.2 同步静态随机存取存储器 (SSRAM)

SSRAM是一种高速RAM。与SRAM不同, SSRAM的读写操作是在时钟脉冲节拍控制下完成的。





#### ADV=0:普通模式读写

 $\overline{WE} = 0$ : 写操作  $\overline{WE} = 1$ : 读操作

普通模式读写:地址直接送到地址译码器,不受丛发控制逻辑电路影响,按外部给定地址进行读(写)操作。

#### ADV=1:丛发模式读写

丛发模式读写:地址寄存器不接受外部新地址,在其原有的地址上,由丛发计数器加1产生新地址。因此,可产生4个不同的地址。若超过4个CP后,ADV仍为1,则丛发计数器循环计数。地址总线让出。

#### SSRAM的特点:

在由SSRAM构成的计算机系统中,由于在时钟有效沿到来时,地址、数据、控制等信号被锁存到SSRAM内部的寄存器中,因此读写过程的延时等待均在时钟作用下,由SSRAM内部控制完成。此时,系统中的微处理器在读写SSRAM的同时,可以处理其他任务,从而提高了整个系统的工作速度。

### 7.2.3 动态随机存取存储器(DRAM)

#### 1、DRAM存储单元

T导通,电容器C与位线B连通 写操作:X=1  $\overline{WE}=0$ 

输入缓冲器被选 通,数据Dr经缓冲 器和位线写入存 储单元 如果DI为1,则向 电容器充电,C存

1;反之电容器放 电,C存0。



#### 读操作:X=1 $\overline{WE}=1$

#### T导通,电容器C与位线B连通

输出缓冲器/灵敏放大器 被选通, C中存储的数据 通过位线和缓冲器输出

每次读出后,必须及时对读出单元刷新,即此时刷新控制R也为高电时刷新控制R也为高电平,则读出的数据又经刷新缓冲器和位线对电容器C进行刷新。



# 7.2.4 存储器容量的扩展

1、RAM芯片的描述



● (1)、容量与地址线之间的计算



### (2)、存储芯片外部接线

地址线数据线 读/写线 片选线



1K×4 RAM



### ●2、RAM的结构



将若干个存储元排成矩阵形式



### 3、地址译码



字线: 译码器的输出线,是用来控制同一行数据的选取的。

字线的计算:单地址译码 4条字线

#### 总存储单元个数的计算:

字线×位线

存储单元地址的表示法:

 $A_1A_0$ : 00, 01, 10, 11





\* 单地址译码

# 位扩展

适用于每片 RAM,ROM字数够 用而位数不够时



位扩展



给你4片4\*1芯片 ,怎样通过位 扩展变成4\*4存 储器?

# • (1)、位扩展

- □位扩展不增加地址线。
- □ 原地址线、读/写控制线、输入/输出数据线并联共用。

  1K×1 8片

要组成 $1K \times 8$ 的存储器  $1K \times 4$  2片

1K×8 1片







### 用4片1K×1位的RAM构成的1K×4位RAM系统



### 位扩展方式

# 适用于每片RAM,ROM字数够用而位数不够时

接法: 将各片的地址线、读写线、片选线并联即可

例: 用八片1024 x 1位→ 1024 x 8位的RAM



# 字扩展

- □扩展字数需要增加地址线。
- □ 可以利用外加译码器,控制存储器芯片的片选输入端来实现。
- □ 原地址线、读/写控制线、输入/输出数据线并 联共用。

### 挂在字线上的所有存储元 存储单元







### ● (2) 、字扩展

要组成 8K×8的存储器

### 组成 8K×8的存储器







# 将4片8K×8位的RAM扩展为32K×8位的存储器系

### 统的示意图



图 7-23 4片 8K×8 位的 RAM 扩展成 32K×8 位的存储系统

#### 组成64K的存储器



现有256×4的存储芯片若干,试问要组成1K ×8的存储器需要芯片多少片?画出连线图。 字位都扩展



# 存储器容量扩展实例

1. 字长(位数)的扩展---用4KX4位的芯片组成4KX16位的存储系统。



位扩展可以利用芯片的并联方式实现。

# 字扩展方式

# 适用于每片RAM,ROM位数够用而字数不够时

例:用四片256 x 8位→1024 x 8位 RAM



数据线: $I/O_0 \sim I/O_7$ 

地址线:  $A_0 \sim A_7$ 

读/写信号:R/W'

片选信号: CS'

数据线: $I/O_0 \sim I/O_7$ 

地址线:  $A_0 \sim A_7, A_8, A_9$ 

读/写信号:R/W'

每一片提供256个字,需要256个地址( $A_{0\sim7}:0\sim0----1\sim1$ )

用 $A_9$ , $A_8$ 两位代码区分四片

即将 $A_0A_8$ 译成 $Y_0' \sim Y_3'$ ,分别接四片的CS'

| $A_9$ | $A_8$ | $CS'_1$ | CS' <sub>2</sub> | <b>CS</b> ' <sub>3</sub> | CS' <sub>4</sub> |
|-------|-------|---------|------------------|--------------------------|------------------|
| 0     | 0     | 0       | 1                | 1                        | 1                |
| 0     | 1     | 1       | 0                | 1                        | 1                |
| 1     | 0     | 1       | 1                | 0                        | 1                |
| 1     | 1     | 1       | 1                | 1                        | 0                |

四片的地址分配就是:

$$00A_7 \sim A_0$$
,  $01A_7 \sim A_0$ ,  $10A_7 \sim A_0$ ,  $11A_7 \sim A_0$ 

$$01A_7 \sim A_0$$

$$10A_7 \sim A_0$$

$$11A_7 \sim A_0$$

$$512 \sim 767$$











| $oldsymbol{A}_1$ | $A_0$ | <i>CS</i> <sub>1</sub> ' | CS' <sub>2</sub> | CS' <sub>3</sub> | CS' <sub>4</sub> |
|------------------|-------|--------------------------|------------------|------------------|------------------|
| 0                | 0     | 0                        | 1                | 1                | 1                |
| 0                | 1     | 1                        | 0                | 1                | 1                |
| 1                | 0     | 1                        | 1                | 0                | 1                |
| 1                | 1     | 1                        | 1                | 1                | 0                |

四片的地址分配就是:

$$A_9 \sim A_2 00$$
,  $A_9 \sim A_2 01$ ,  $A_9 \sim A_2 10$ ,  $A_9 \sim A_2 11$ 

$$A_9 \sim A_2 01$$
,

$$A_9 \sim A_2 10,$$

$$A_{\rm o} \sim A_{\rm o} 11$$





$$I/O_0$$
 ···  $I/O_7$ 
 $256\times8$ 
 $RAM$ 
 $A_0A_1$  ···  $A_7R/W'CS$ 



# 存储器容量扩展实例

2. 字数的扩展—用8K×8位的芯片组成32K×8位的存储系统。



### 32K×8位存储器系统的地址分配表

| 各<br>RAM<br>芯片 | 译码器<br>有效输<br>出端 | 扩展的地<br>址输入端<br>A <sub>14</sub> A <sub>13</sub> | 8K×8位RAM芯片地址输入端<br>A <sub>12</sub> A <sub>11</sub> A <sub>10</sub> A <sub>9</sub> A <sub>8</sub> A <sub>7</sub> A <sub>6</sub> A <sub>5</sub> A <sub>4</sub> IA <sub>3</sub> A <sub>2</sub> A <sub>1</sub> A <sub>0</sub> | 对应的十<br>六进制地<br>址码                    |
|----------------|------------------|-------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------|
| Ι              | $\mathbf{Y_0}$   | 0 0                                             | $\begin{array}{cccccccccccccccccccccccccccccccccccc$                                                                                                                                                                      | 0000H<br>0001H<br>0002H<br> <br>1FFFH |
| II             | $\mathbf{Y_1}$   | 0 1                                             | 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0                                                                                                                                                                                     | 2000H<br>2001H<br>2002H<br><br>3FFFH  |
| III            | Y <sub>2</sub>   | 1 0                                             | 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0                                                                                                                                                                                     | 4000H<br>400H<br>4002H<br><br>5FFFH   |
| IV             | $\mathbf{Y_3}$   | 1 1                                             | 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0                                                                                                                                                                                     | 6000H<br>6001H<br>6002H<br>!<br>7FFFH |



字数的扩展可以利用外加译码器控制存储器芯片的片选输入端来实现。

#### 3.同时实现字数、位数的扩展

使用256×4位芯片组成512×8位存储器,问需要多少芯片?电路应如何连接?



### 7.2.5 RAM应用举例—LED点阵显示屏

